2024知到答案 开启能工巧匠之路——数字系统设计(青岛工学院) 最新智慧树满分章节测试答案
绪论 单元测试
1、判断题:
传统设计方法自下而上,EDA设计方法为自上而下( )
选项:
A:对
B:错
答案: 【对】
2、判断题:
传统设计方法采用电路图为主( )
选项:
A:对
B:错
答案: 【对】
3、判断题:
EDA技术方法以硬件描述语言(HDL)为主( )
选项:
A:对
B:错
答案: 【对】
4、判断题:
EDA技术方法是手工实现( )
选项:
A:错
B:对
答案: 【错】
第一章 单元测试
1、单选题:
下面哪个不属于简单PLD( )。
选项:
A:CPLD
B:PROM
C:GAL
D:PLA
答案: 【CPLD】
2、单选题:
低密度PLD不包括( )。
选项:
A:PROM
B:FPGA
C:PAL
D:PLA
答案: 【FPGA】
3、单选题:
PAL 和SSI(Small- Scale Integration) 、MSI ( Middle-Scale Integration) 通用标准器件相比没有哪个优点( )。
选项:
A:PAL器件采用熔丝工艺,一旦编程(烧录)后便不能改写。
B:有上电复位功能和加密功能,可以防止非法复制。
C:提高了功能密度,节省了空间。
D:提高了设计的灵活性,且编程和使用都比较方便。PAL
答案: 【PAL器件采用熔丝工艺,一旦编程(烧录)后便不能改写。】
4、判断题:
EPROM,紫外线擦除电可编程逻辑器件,其工作时用较高电压编程,用紫外线擦除,可编程几十次。( )
选项:
A:错
B:对
答案: 【对】
5、判断题:
数字电路根据逻辑功能的不同特点,可以分成两大类:一类是组合逻辑电路(简称组合电路),另一类是时序逻辑电路(简称时序电路)。( )
选项:
A:错
B:对
答案: 【对】
6、判断题:
PAL采用双极型TTL。( )
选项:
A:对
B:错
答案: 【对】
7、判断题:
高密度的可编程逻辑器件主要包括CPLD和PLA。( )
选项:
A:对
B:错
答案: 【错】
8、判断题:
FPGA实现组合逻辑的基本结构像ASIC那样通过固定的“与非”门来完成。( )
选项:
A:错
B:对
答案: 【错】
9、判断题:
SRAM工艺的FPGA芯片断电后不会丢失内部逻辑配置。( )
选项:
A:错
B:对
答案: 【错】
10、判断题:
GAL采用了电擦除、电可编程的E²CMOS工艺制作,可以用电信号擦除并反复编程上百次。( )
选项:
A:对
B:错
答案: 【对】
第二章 单元测试
1、单选题:
本课程使用的是哪种软件( )。
选项:
A:MaxplusⅡ
B:PROTEL
C:QuartusⅡ
答案: 【QuartusⅡ】
2、判断题:
VHDL支持原理图输入( )
选项:
A:对
B:错
答案: 【对】
3、判断题:
不同的设计项目最好放在不同的文件夹中,而同一工程的所有文件都必须放在同一文件夹中。( )
选项:
A:对
B:错
答案: 【对】
4、判断题:
VHDL设计必须先建工程后建立VHDL File( )
选项:
A:错
B:对
答案: 【错】
5、判断题:
工程名字最好和顶层实体名字一致。( )
选项:
A:错
B:对
答案: 【对】
6、判断题:
VHDL File编译出现警告,必须把所有警告改正才能继续执行。( )
选项:
A:错
B:对
答案: 【错】
7、判断题:
编译出现错误,需要将所有错误修改后再次进行编译,直至排除所有错误。( )
选项:
A:错
B:对
答案: 【对】
8、判断题:
波形仿真需要把所有的输入输出端口都进行设置( )
选项:
A:错
B:对
答案: 【错】
9、判断题:
波形仿真需要设置合适的仿真时间( )
选项:
A:对
B:错
答案: 【对】
10、判断题:
波形文件命名应该和实体名字保持一致( )
选项:
A:对
B:错
答案: 【对】